Un entusiasta del hardware ha publicado un relato detallado de la recreación del legendario acelerador gráfico 3dfx Voodoo en un FPGA usando herramientas modernas de síntesis RTL. El proyecto involucra ingeniería inversa del pipeline gráfico de la API Glide del Voodoo e implementación en Verilog sintetizable, logrando renderizado 3D funcional que puede ejecutar juegos clásicos de la era Voodoo.